#### View on GitHub

## **Circuitos Digitais**

### Repo of Digital Circuits course - CRT0384

#### PRÁTICA 08 - UNIDADE LÓGICA ARITMÉTICA

#### Voltar à home

#### **OBJETIVOS**

• Realizar a montagem de uma ULA de 4 bits

#### Material Necessário:

- 01 TTL 74F181
- Kit Digital

Como se pode observar, à medida que a complexidade das operações matemáticas é maior os circuitos necessários aumentam. Isso ocorre também com o aumento do número de bits envolvidos na operaçõe. Para solucionar esses problemas foram desenvolvidos circuito integrados capazes de realizar diversas operações lógicas e aritméticas, envolvendo palavras de 4 ou 8 bits. Esse circuito é chamado de ULA - Unidade Lógica Aritmética (em inglês ALU - Arithmetic Logic Unit). Por esse nome também se designa o blocos interno responsável por operações lógicas e aritméticas em processadores e microcontroladores.

Uma ULA tipicamente tem duas palavras de entrada (4 ou 8 bits) e uma palavra de saída (4 ou 8 bits, respectivamente). A seleção da operação a ser realizada é feita através de entradas com esses fins. Adicionalmente, podem ser encontrados saídas que indicam se o resultado é igual a zero, se houve estouro da capacidade de representação, comparação se os valores de entrada são iguais, qual o maior, etc.

Quando se trata de operações aritméticas, as palavras de entradas são consideradas como valores inteiros, isto é, internamente existe carry que o resultado de um bit influencie o resultado do seguinte. No caso das operações lógicas, os bits são tratados individualmente, respeitando-se apenas a posição dos bits nas duas palavras.

O circuito 74LS181N implementa uma ULA de 4 bits para duas entradas e uma saída. A operação e modo de funcionamento são selecionados com as entradas S, como representado a seguir:

# **Logic Symbols**

### **Active-HIGH Operands**



## **Active-LOW Operands**



## **Connection Diagram**



| Din Names                           | Description                         | U.L.             | Input I <sub>IH</sub> /I <sub>IL</sub>  |
|-------------------------------------|-------------------------------------|------------------|-----------------------------------------|
| Pin Names                           | Description                         | HIGH/LOW         | Output I <sub>OH</sub> /I <sub>OL</sub> |
| $\overline{A}_0$ – $\overline{A}_3$ | A Operand Inputs (Active LOW)       | 1.0/3.0          | 20 μA/–1.8 mA                           |
| $\overline{B}_0$ – $\overline{B}_3$ | B Operand Inputs (Active LOW)       | 1.0/3.0          | 20 μA/–1.8 mA                           |
| S <sub>0</sub> -S <sub>3</sub>      | Function Select Inputs              | 1.0/4.0          | 20 μA/–2.4 mA                           |
| М                                   | Mode Control Input                  | 1.0/1.0          | 20 μA/-0.6 mA                           |
| C <sub>n</sub>                      | Carry Input                         | 1.0/5.0          | 20 μA/-3.0 mA                           |
| $\overline{F}_0-\overline{F}_3$     | Function Outputs (Active LOW)       | 50/33.3          | –1 mA/20 mA                             |
| A =B                                | Comparator Output                   | OC (Note 1)/33.3 | (Note 1)/20 mA                          |
| G                                   | Carry Generate Output (Active LOW)  | 50/33.3          | –1 mA/20 mA                             |
| P                                   | Carry Propagate Output (Active LOW) | 50/33.3          | –1 mA/20 mA                             |
| C <sub>n + 4</sub>                  | Carry Output                        | 50/33.3          | −1 mA/20 mA                             |

|                                                                                                                           |                |                |       |       | Logic     | Arithmetic                      | Arithmetic                                   |
|---------------------------------------------------------------------------------------------------------------------------|----------------|----------------|-------|-------|-----------|---------------------------------|----------------------------------------------|
|                                                                                                                           | S <sub>0</sub> | S <sub>1</sub> | $S_2$ | $S_3$ | (M=H)     | (M⊐L, C <sub>0</sub> =Inactive) | (M=L, C <sub>0</sub> =Active)                |
|                                                                                                                           | 1              |                |       |       |           | 1                               | -                                            |
|                                                                                                                           | L              | L              | L     | L     | Ā         | Α                               | A plus 1                                     |
| C A <sub>0</sub> B <sub>0</sub> A <sub>1</sub> B <sub>1</sub> A <sub>2</sub> B <sub>2</sub> A <sub>3</sub> B <sub>3</sub> | Н              | L              | L     | L     | A + B     | A + B                           | A + B plus 1                                 |
| -O C <sub>n</sub> *0 *0 *1 *1 *2 *2 *3 *3 * C <sub>n+4</sub>                                                              | L              | Н              | L     | L     | Ā∙B       | A + B                           | A + $\overline{B}$ plus 1                    |
|                                                                                                                           | Н              | Н              | L     | L     | Logic "0" | minus 1 (2s comp.)              | Zero                                         |
| s₁                                                                                                                        | L              | L              | Н     | L     | Ā∙B       | A plus (A • B)                  | A plus A • B plus 1                          |
|                                                                                                                           | Н              | L              | Н     | L     | B         | A • B plus (A + B)              | A • B plus (A + B) plus 1                    |
|                                                                                                                           | L              | Н              | Н     | L     | A⊕B       | A minus B minus 1               | A minus B                                    |
| h All Input Data True                                                                                                     | Н              | Н              | Н     | L     | A • B̄    | A • B minus 1                   | A • B                                        |
| b. All Input Data True                                                                                                    | L              | L              | L     | Н     | Ā + B     | A plus A • B                    | A plus A • B plus 1                          |
|                                                                                                                           | Н              | L              | L     | Н     | Ā⊕B       | A plus B                        | A plus B plus 1                              |
|                                                                                                                           | L              | Н              | L     | Н     | В         | A • B plus (A + B)              | $A \cdot B$ plus $(A + \overline{B})$ plus 1 |
|                                                                                                                           | Н              | Н              | L     | Н     | A•B       | A • B minus 1                   | A • B                                        |
|                                                                                                                           | L              | L              | Н     | н     | Logic "1" | A plus A (2 ×A)                 | A plus A (2 ×A) plus 1                       |
|                                                                                                                           | Н              | L              | Н     | Н     | A + B     | A plus (A + B)                  | A plus (A+B) plus 1                          |
|                                                                                                                           | L              | Н              | Н     | Н     | A + B     | A plus $(A + \overline{B})$     | A plus $(A+\overline{B})$ plus 1             |
|                                                                                                                           | Н              | Н              | Н     | Н     | Α         | A minus 1                       | Α                                            |

Observe o exemplo de configuração apresentada:

s~3~s~2~s~1~s~0~ = 1001 - o circuito funciona como um somador

 $s\sim3\sim s\sim2\sim s\sim1\sim s\sim0\sim = 1000$  - o circuito funciona como uma operação lógica ou "bitwise" (aplicada em cada bit)

OBS: o Datasheet apresenta mais configurações de funcionamento da ULA.

PARTE 1 - CONEXÃO DA ULA

Conecte a ULA com 4 bits em cada operando (A e B) ligadas nas chaves , e as entradas seletoras S de forma a representar as palavras 0000, 0001, 1000 e 1001. Portanto, iremos implementar as funções matemáticas e lógicas a seguir: (+ = ou lógico, plus = soma matemática)

| L<br>H | L<br>L | L<br>L | L<br>L | $\frac{\overline{A}}{\overline{A} + \overline{B}}$    | A<br>A + B               |  |
|--------|--------|--------|--------|-------------------------------------------------------|--------------------------|--|
| L<br>H | L<br>L | L<br>L | H<br>H | $\overline{A} + B$ $\overline{A} \oplus \overline{B}$ | A plus A • B<br>A plus B |  |

Por sua vez, Ligue s1 e s2 no GND e C0 em GND. Conecte o M (mode control) em GND, por enquanto.

Represente, como saída, as variáveis F3F2F1F0 e o bit de carry out C(n+4)

2 of 3 26/04/2020 16:26



Escreva uma tabela verdade para cada configuração de entrada representada a seguir. Represente também a variável C(4)

```
Input A Input B M=0/ S=0000 M=0/ S=0001 M=0/ S=1000 M=0/ S=1001 —
                                                                                                             - 0101 1100
1111 0011
1011 1011
0100 0101
1000 0111
1010 0010
1100 1110
0001 1011
1001 1111
1011 0000
0101 0010
0100 1010
0011 0010
0010 1010
1011 1110
0101 0101
```

Agora mude a configuração M para alto (M=1) e represente a nova tabela:

```
Input A Input B M=1/ S=0000 M=1/ S=0001 M=1/ S=1000 M=1/ S=1001 -
                                                                                                              - 0101 1100
1111 0011
1011 1011
0100 0101
1000 0111
1010 0010
1100 1110
0001 1011
1001 1111
1011 0000
0101 0010
0100 1010
0011 0010
0010 1010
1011 1110
0101 0101
```

Circuitos Digitais maintained by  $\underline{marcielbp}$ 

Published with GitHub Pages

3 of 3 26/04/2020 16:26